試分析下圖給出的用PAL16R4構(gòu)成的時序邏輯電路,寫出電路的驅(qū)動方程、狀態(tài)方程、輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖。工作時,11腳接低電平。
試分析下圖的與-或邏輯陣列,寫出Y1、Y2與A、B、C、D之間的邏輯關(guān)系式。
下圖是用16×4位ROM和同步十六進制加法計數(shù)器74LS161組成的脈沖分頻電路,ROM的數(shù)據(jù)表如表所示。試畫出在CLK信號連續(xù)作用下D3、D2、D1和D0輸出的電壓波形,并說明它們和CLK信號頻率之比。