已知電路原理圖如圖1示,CP1、CP2的波形如圖2示,設觸發(fā)器的初始狀態(tài)均為“0”,請在圖2畫出輸出端B和C的波形。
如圖所示的電路,其中74151是“8選1”數(shù)據(jù)選擇器;試進行如下的組合邏輯電路分析。 (1) 寫出該電路的邏輯表達式Y(A,B,C,D); (2) 將該邏輯表達式化簡為最簡“與或”表達式Y1(A,B,C,D); (3) 設:根據(jù)應用的情況,還存在著無關項集合d(A,B,C,D)={m0,m5,m6,m7},利用這些無關項對邏輯函數(shù)進行化簡,請以“與非——與非”形式寫出化簡后的結果Y2(A,B,C,D)。
如圖,門電路G1,G2均TTL工藝,當輸入信號A為低電平VIL,B為高電平VIH的情況下,圖中T點為()電平(填寫“高”或“低”);如果采用正邏輯(即:高電平代表邏輯“1”,低電平代表邏輯“0”),請寫出輸出Y關于A,B,C的邏輯函數(shù)Y(A,B,C)=()
低;