由同步十進制加法計數(shù)器74LS160構成一數(shù)字系統(tǒng)如圖所示,假設計數(shù)器的初態(tài)為0,測得組合邏輯電路的真值表如下所示: 1.畫出74LS160的狀態(tài)轉換圖; 2.畫出整個數(shù)字系統(tǒng)的時序圖 3.如果用同步四位二進制加法計數(shù)器74LS161代替74LS160,試畫出其電路圖(要求采用置數(shù)法); 4.試用一片二進制譯碼器74LS138輔助與非門實現(xiàn)該組合邏輯電路功能。
試畫出圖在CP脈沖作用下Q1,Q2,Y對應的電壓波形。(設觸發(fā)器的初態(tài)為0,畫6個完整的CP脈沖的波形)
由四位并行進位全加器74LS283構成圖所示: (1)當A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100。求Z3Z2Z1Z0和W (2)當A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101。求Z3Z2Z1Z0和W (3)寫出X(X3X2X1X0),Y(Y3Y2Y1Y0),A與Z(Z3Z2Z1Z0),W之間的算法公式,并指出其功能。